主要规格和技术参数
目前已升级至16天线Massive MIMO系统
设备配置清单(包括工作条件、主要技术参数、附件及备件等)
1 *支持MXI-Express总线扩展,可扩展的PXIe连接套件不少于7套。
2 支持高精度时钟源:
2.1 时钟频率范围:不小于1 MHz到1 GHz;
2.2 时钟输入输出通道数量:不少于7;
2.3 时钟输入延迟:不大于6.75 ns(典型值);
2.4 时钟输出延迟:不大于20.2 ns(典型值);
2.5 *板载晶振类型:OCXO;
2.6 *板载晶振精度:不低于±80 ppb;
2.7 板载晶振相位噪声:不大于-150 dBc/Hz(10 kHz频偏);
2.8 支持PLL;
2.9 *支持图形化编程。
3 支持可编程门列阵,不少于两套:
3.1 *FPGA:不低于Xilinx Kintex-7 XC7K410T,或相当型号;
3.2 LUTs:不少于254200;
3.3 DSP48:不少于1540;
3.4 Block RAM:不少于28620 kbits;
3.5 *时钟精度:不低于±100 ppm;
3.6 支持DMA数据传输;
3.7 DMA通道数量:不少于32;
3.8 DRAM:不小于2 GB;
3.9 *支持图形化编程。
主要功能及特色
随着无线通信技术的发展,使得无线通信技术的科技含量和技术水平都得到了很大的提升,因此为了进一步在下一代移动通信中提高教科研水平并取得领先成果,深度了解当今移动通信热点,例如在5G、毫米波、大规模多入多出等多方面开展教学与科研工作。目前,针对无线通信技术等研究最先进有效的即为大规模多入多出测试平台。该系统可提供大规模多入多出原型架构,是目前研究下一代移动通信技术的必备仪器设备之一,其应用范围广泛,可以将原型系统配置为8x8、8x2、4x4、2x2等不同输入输出模式,是用于对实时通信系统进行原型验证的解决方案。该系统满足FPGA架构,该架构用于实时分析信号,以便进行计算密集型数字信号处理。这一处理能力有助于构建实时通信链路。因此该系统是无线通信、信息科学等领域研究科研机构必须的基础性研究设备。
主要附件及配置
PXIe - MXI Express Interface Kit for USRP RIO *7个
NI PXIe-6674T 定时和同步模块,带OCXO *1个
PXIe-7976R FlexRIO FPGA模块(Kintex-7 K410T,2GB RAM,3.2 GB/s) *2个
CDA-2990 8 Channel Clock Distribution Accessory with GPSDO *2个
USRP RIO 1U Rack Mount (2 USRP RIO Devices) *3个
Cable Assembly SMA to SMA, 2M *16个
NI PXI 8-Slot Front Rack Mount Kit *1个
1U上机架显示器及键盘 *1个
24U标准机柜(宽度600mm,深度800mm) *1个