高性能ASIC/SoC原型验证系统是复杂SOC验证流程中的一个重要平台。它能提供业界最高的性能,可扩展,并可连接真实的IO设备。能够提供很高的debug能力,并且同时提供软件和硬件,使整个原型系统的建立时间大大缩短。
Synopsys HAPS 原型验证解决方案由一系列模块化、易于使用的产品构成,产品面向 ASIC 和 SoC 原型验证,包括 HAPS 硬件和用于设计规划、FPGA 综合和调试的集成化软件工具。
可提供GPIO、IO电压转换(1.8v/1.5v和3.3V相互转换),满足板级最大互连的Cable线提供RTL级别调试能力;
软硬件系统支持多FPGA全局信号可见性,可观测FPGA内部寄存器;
提供≧8GB的内部存储空间,用于多FPGA及多板无缝RTL联合调试。